Constantin Lazari, Marco Wettstein

29. September 2013

- 1. Gegeben sei ein Prozessor mit einer Taktzykluszeit von 1.25 GHz und einem CPI-Wert von 1.45 (der Prozessor verfügt über keine Pipeline). Ein Programm benötigt zur Ausführung 150 000 Befehle.
  - (a) Wie lang ist die ungefähre Ausführungszeit des Programms?

## Lösung:

Taktzyklen:  $z=150\,000$  Befehl · 1.45  $\frac{\text{Taktzyklus}}{\text{Befehl}}=217\,500$  Taktzyklus

Zeit: 
$$t = \frac{217\,500~\mathrm{Taktzyklus}}{1.25\cdot10^9\frac{\mathrm{Taktzyklus}}{\mathrm{S}}} = 0.000174~\mathrm{s} = 174~\mu\mathrm{s}$$

Die Ausführungszeit beträgt 174  $\mu$ s

(b) Wieso ist der berechnete Wert nur ein Näherungswert?

#### Lösung:

Der CPI-Wert ist ein geschätzter Mittelwert. Er kann je nach Komplixität der verwendeten Befehle grösser oder kleiner sein. Der CPI-Wert ist also nicht exakt  $\Rightarrow$  berechnete Werte sind ebenfalls exakt.

(c) Der Prozessor wird durch einen leistungsfähigeren Prozessor mit 0.4 ns Taktzykluszeit und einem CPI-Wert von 1.8 ersetzt. Wie lang ist nun die Ausführungszeit des Programms?

#### Lösung:

Taktzyklen:  $z=150\,000$  Befehl · 1.8  $\frac{\text{Taktzyklus}}{\text{Befehl}}=270\,000$  Taktzyklus

Zeit: 
$$t=270\,000$$
 Taktzyklus ·  $0.4\cdot 10^{-9}\frac{\rm s}{\rm Taktzyklus}=0.000108~{\rm s}=108~\mu {\rm s}$ 

Die Ausführungszeit beträgt 108  $\mu$ s

(d) Der Prozessor (von c) wird um 10% übertaktet ("overclocking"). Die erzielte Leistungssteigerung beträgt in der Realität aber nur knapp 5%. Wieso?

#### Lösung:

Die Rechengeschwindigkeit hängt nicht allein von der Taktrate ab. Insbesondere die Datenübertragungsbusse spielen eine wichtige Rolle. Sie werden aber nicht mit-übertaktet.

- 2. Gegeben sei ein einfacher Prozessor ohne Pipelining mit einer Wortbreite von 2 Byte (für Daten und Befehle).
  - (a) Welchen Wert beinhaltet der Befehlszähler jeweils nach Ausführung der jeweiligen Befehle der folgenden Befehlssequenz (der Initialwert sei 24 048 für den ersten Befehl): Ladebefehl, Ladebefehl, Addition, unbedingter Sprung um -12, Speicherbefehl, unbedingter Sprung um +8, Addition . . . ?

| Lösung: |                 |               |             |
|---------|-----------------|---------------|-------------|
|         | Befehl          | Befehlszähler | Kommentar   |
|         | Ladebefehl      | 24048         | Initialwert |
|         | Ladebefehl      | 24 050        | +2          |
|         | Additionsbefehl | 24052         | +2          |
|         | Sprungbefehl    | 24054         | +2          |
|         | Sprung          | 24 042        | -12         |
|         | Speicherbefehl  | 24 042        | +2          |
|         | Sprungbefehl    | 24 044        | +2          |
|         | Sprung          | 24052         | +8          |
|         | Additionsbefehl | 24052         | +2          |
|         |                 | 24054         | +2          |

(b) Was sehen Sie als Informatiker sofort?

#### Lösung:

An Stelle 24 054 steht wieder der unbedingte erste Sprungbefehl (zurück auf Feld 24 042). Das Programm wird also über diese Zeile nicht hinaus kommen. Es ist in einer Endlosschleife gefangen.

- 3. Gegeben sei ein Prozessor mit 4-stufiger Pipeline (die vier Stufen, wie in der Vorlesung angegeben) und folgender Ausschnitt einer Programmabfolge:
  - ..., Load, Sprung, Addition, ODER-Operation, Store, Subtraktion, Sprung, AND-Operation, ...
  - (a) Skizzieren Sie graphisch eine (mögliche) Ausführungsabfolge, unter der Annahme, das beim 1. Sprung zu einer nicht vorhergesehenen Adresse gesprungen wird ("branch prediction" war falsch).

# Lösung:

(b) Beschreiben Sie in Ihren Worten, was ein "pipeline flush" bedeutet.

### Lösung:

4. Eine effektive Möglichkeit der Leistungssteigerung bei Prozessoren ist Pipelining.

(a) Begründen Sie, warum eine n-stufige Pipeline nicht automatisch zu einer n-fachen Leistungssteigerung führt, selbst wenn es gelingt, die Zykluszeit auf 1/n zu reduzieren ("perfekte Gleichverteilung" der Stufen – in der Praxis eigentlich nicht realisierbar).

### Lösung:

- 5. Gegeben sei ein Prozessor ohne Pipeline mit der "bekannten" Befehlsabarbeitung (siehe Vorlesung) und einer Zykluszeit von 20 MHz. Ein Analyse hat ergeben, dass die einzelnen Teilschritte sehr unterschiedliche Zeit erfordern:
  - z. B. "Befehl laden"  $\leq 10$  ns, "Register lesen"  $\leq 3$  ns, "Rechenoperation durchführen"  $\leq 5$  ns, "Speicherzugriff"  $\leq 20$  ns und "Register schreiben"  $\leq 5$  ns, . . .

Sie implementieren denselben Prozessor mit einer 5-stufigen Pipeline (die bisherigen Teilschritte erfordern gleich viel Zeit).

(a) Wie gross ist die Zykluszeit des neuen Prozessors?

### Lösung:

(b) Um wie viel schneller wird nun ein Befehl maximal ausgeführt?

#### Lösung:

(c) Um wie viel schneller wird ein Programm maximal ausgeführt?

#### Lösung:

(d) Wie könnte eine "bessere" Pipeline-Struktur entwickelt werden?

### Lösung: